
3、本发明还设置了电荷存储层,电荷存储层结合第二屏蔽电极结构能更好的防止集电区注入的少子进入到沟道区域中,从而能降低降低器件的饱和压降。附图说明下面结合附图和具体实施方式对本发明作进一步详细的说明:图1是本发明实施例一实施例igbt器件的结构示意图;图2是本发明实施例第二实施例igbt器件的结构示意图;图3a-图3g是本发明一实施例方法各步骤中器件的结构示意图。具体实施方式本发明实施例一实施例igbt器件:如图1所示,是本发明实施例一实施例igbt器件的结构示意图,本发明一实施例igbt器件包括:漂移区1,由形成于半导体衬底(未显示)表面的一导电类型轻掺杂区组成。本发明实施例一实施例中,所述半导体衬底为硅衬底;在所述硅衬底表面形成有硅外延层,所述漂移区1直接由一导电类型轻掺杂的所述硅外延层组成,所述阱区2形成于所述漂移区1表面的所述硅外延层中。第二导电类型掺杂的阱区2,形成于所述漂移区1表面。在所述漂移区1的底部表面形成有由第二导电类重掺杂区组成的集电区9。电荷存储层14,所述电荷存储层14形成于所述漂移区1的顶部区域且位于所述漂移区1和所述阱区2交界面的底部,所述电荷存储层14具有一导电类重掺杂。
步骤十一、在所述集电区的底部表面形成由背面金属层组成的金属集电极。通过形成于所述栅极结构两侧的具有沟槽式结构的所述第二屏蔽电极结构降低igbt器件的沟槽的步进,从而降低igbt器件的输入电容、输出电容和逆导电容,提高器件的开关速度;通过将所述一屏蔽多晶硅和所述第二屏蔽多晶硅和所述金属源极短接提高器件的短路电流能力;通过所述电荷存储层减少器件的饱和压降。进一步的改进是,所述半导体衬底为硅衬底。在所述硅衬底表面形成有硅外延层,所述漂移区直接由一导电类型轻掺杂的所述硅外延层组成,所述阱区形成于所述漂移区表面的所述硅外延层中。进一步的改进是,令各所述第二屏蔽多晶硅顶部对应的接触孔为屏蔽接触孔。在各所述单元结构中,所述源极接触孔和邻近的一个所述屏蔽接触孔合并成一个接触孔,邻近的所述屏蔽接触孔外侧的所述屏蔽接触孔呈结构。或者,在各所述单元结构中,所述源极接触孔和各所述屏蔽接触孔连接成一个整体结构。进一步的改进是,一个所述单元结构中包括5个所述沟槽,在所述栅极结构的每一侧包括二个所述第二屏蔽电极结构。进一步的改进是,所述沟槽的步进为1微米~3微米。进一步的改进是,步骤十中。
江苏芯钻时代电子科技有限公司,专业从事电气线路保护设备和电工电力元器件模块的服务与销售,具有丰富的熔断器、电容器、IGBT模块、二极管、可控硅、IC类销售经验的专业公司。公司以代理分销艾赛斯、英飞凌系列、赛米控系列,富士系列等模块为主,同时经营销售美国巴斯曼熔断器、 西门子熔断器、美尔森熔断器、力特熔断器等电气保护。
免责声明: 本页面所展现的信息及其他相关推荐信息,均来源于其对应的商铺,信息的真实性、准确性和合法性由该信息的来源商铺所属企业完全负责。本站对此不承担任何保证责任。如涉及作品内容、 版权和其他问题,请及时与本网联系,我们将核实后进行删除,本网站对此声明具有最终解释权。
友情提醒: 建议您在购买相关产品前务必确认资质及产品质量,过低的价格有可能是虚假信息,请谨慎对待,谨防上当受骗。